## UNIVERSIDAD DE CÓRDOBA DEPARTAMENTO DE INGENIERÍA ELECTRÓNICA Y DE COMPUTADORES

### FUNDAMENTOS Y ESTRUCTURA DE COMPUTADORES

### 1º G. I. Informática

#### Tema 11. Relación de ejercicios extras de memorias

- 1.— Diseñar una unidad de memoria compuesta de 2Kx8 de RAM y 2Kx8 de ROM, y los circuitos disponibles son de 1K x 4 para la RAM y de 1K x 4 para la ROM. La memoria ROM debe mapearse en las direcciones superiores y la memoria RAM en las inferiores.
- **2.** Diseñar una unidad de memoria compuesta de 6Kx8 de RAM. Los circuitos disponibles son de 1K x 4 para la RAM
- 3.— Utilizando una memoria ROM del tamaño más adecuado, diseñe un circuito con cuatro entradas E<sub>3</sub> E<sub>2</sub> E<sub>1</sub> E<sub>0</sub> (siendo E<sub>3</sub> el bit de mayor peso) y dos salidas BCD y BCDEXC3. El circuito indicará si se reciben códigos válidos codificando las salidas de acuerdo con la siguiente tabla:

| Según las entradas que se presenten                   | BCD | BCDEXC3 |
|-------------------------------------------------------|-----|---------|
| Código No válido BCD ni tampoco BCD <sub>EXC3</sub>   | 0   | 0       |
| Código No válido BCD, pero válido BCD <sub>EXC3</sub> | 0   | 1       |
| Código Válido BCD, pero No válido BCD <sub>EXC3</sub> | 1   | 0       |
| Código Válido BCD y Válido BCD <sub>EXC3</sub>        | 1   | 1       |

Nota: Indíquese tanto la conexión externa de las señales de la memoria ROM como de la tabla de programación.

1.— Diseñar una unidad de memoria compuesta de 2Kx8 de RAM y 2Kx8 de ROM, y los circuitos disponibles son de 1K x 4 para la RAM y de 1K x 4 para la ROM. La memoria ROM debe mapearse en las direcciones superiores y la memoria RAM en las inferiores.



# **2.**— Diseñar una unidad de memoria compuesta de 6Kx8 de RAM. Los circuitos disponibles son de 1K x 4 para la RAM



3.— Utilizando una memoria ROM del tamaño más adecuado, diseñe un circuito con cuatro entradas E<sub>3</sub> E<sub>2</sub> E<sub>1</sub> E<sub>0</sub> (siendo E<sub>3</sub> el bit de mayor peso) y dos salidas BCD y BCDEXC3. El circuito indicará si se reciben códigos válidos codificando las salidas de acuerdo con la siguiente tabla:

| Según las entradas que se presenten                   | BCD | BCDEXC3 |
|-------------------------------------------------------|-----|---------|
| Código No válido BCD ni tampoco BCD <sub>EXC3</sub>   | 0   | 0       |
| Código No válido BCD, pero válido BCD <sub>EXC3</sub> | 0   | 1       |
| Código Válido BCD, pero No válido BCD <sub>EXC3</sub> | 1   | 0       |
| Código Válido BCD y Válido BCD <sub>EXC3</sub>        | 1   | 1       |

Nota: Indíquese tanto la conexión externa de las señales de la memoria ROM como de la tabla de programación.

|            |     |     | l       | \S <sub>1</sub> \S <sub>1</sub>         | 0 00                          | 0.4 |    | 4.0  |  |  |
|------------|-----|-----|---------|-----------------------------------------|-------------------------------|-----|----|------|--|--|
| S3 S2 S4 S | 0   | BCD | BCDexc3 | BCD: Jali                               | 00                            | 01  | 11 | //() |  |  |
| 0000       |     | 1   | 0       | 00                                      | V                             | Ŋ   | 1  | 1    |  |  |
| 0 0 0 /    | 1   | 1   | 0       | 01                                      | 1                             | 1   | 1  | 1    |  |  |
| 0 0 1      | 0   | 1   | 0       | / /                                     | 0                             | O   | 0  | 0    |  |  |
| 0 0 1      | 1   | Λ   | 1       | 10                                      | 1                             | X   | O  | 0    |  |  |
| 0 1 0 (    | О   | Л   | 1       | $BCD = \overline{S_3} + \overline{S_3}$ | S <sub>1</sub> S <sub>1</sub> |     |    |      |  |  |
| 0 1 0      | 1   | Λ   | 1       |                                         |                               |     |    |      |  |  |
| 0 1 1      | 0   | 1   | 1       | BCDex3: S351                            | ° 00                          | 01  | 11 | 10   |  |  |
| 0 1 1      | 1   | Λ   | 1       | 00                                      | 0                             | 0   | 1  | 0    |  |  |
| 1 0 0 0    |     | 1   | 1       | 01                                      | 1                             | 1   | 1  | 1    |  |  |
| 1 0 0 1    | 1   | 1   | 1       | 11                                      | 1                             |     |    |      |  |  |
| N 0 N      | 0   | 0   | 1       | 10                                      | 1                             | Λ   | 1  | 1    |  |  |
| 1 0 1      | 1   | 0   | 1       | BCD <sub>exc3</sub> = 53 + 5            | <u></u>                       |     |    |      |  |  |
| 1 1 0 (    | ) [ | 0   | 1       |                                         |                               |     |    |      |  |  |
| 1 1 0      | 1   | 0   | 0       |                                         |                               |     |    |      |  |  |
| 1 1 1      | 0   | 0   | 0       |                                         |                               |     |    |      |  |  |
| 1 1 1      | 1   | 0   | 0       |                                         |                               |     |    |      |  |  |
|            |     |     |         |                                         |                               |     |    |      |  |  |